ИННИ — эффективная площадка для продвижения продукции и услуг российских производителей

Создайте страницу
вашего предприятия
бесплатно

Периферийные модули

Ячейка модуля стандартного канала МСКК


периферийные модули компьютеры и комплектующие компьютеры вычислительная техника программное обеспечение информационные технологии высокие технологии

Ячейка модуля стандартного канала МСКК
Ячейка модуля стандартного канала МСКК предназначена для связи между вычислительным комплексом (ВК) и вводом/выводом ЕС ЭВМ-канал. Представляет собой однослотовую SВus-ячейку с двумя соединителями.

Информация

Ячейка модуля стандартного канала МСКК предназначена для связи между вычислительным комплексом (ВК) и вводом/выводом ЕС ЭВМ-канал. Представляет собой однослотовую SВus-ячейку с двумя соединителями.

Характеристики

Основные характеристики ячейки МСКК
ПараметрЗначение
Интерфейсшина SBus.
Средняя наработка на отказ ВК, ч, не менее9000
Группа исполнениязависит от ВК
Потребляемая мощность, Вт6
Диапазон рабочих температур внешних условий применения, °Сзависит от ВК
Год начала производства2005

Состав

Основные составные части ячейки МСКК
  • соединитель SBus-шины;
  • программируемая логическая интегральная схема (ПЛИС) KSB;
  • ПЛИС КСКК;
  • постоянное запоминающее устройство ПЗУ;
  • передатчик (ПД) – 9 микросхем 559ИП4;
  • приёмник (ПМ) – 3 микросхемы 1533ЛН1;
  • соединитель JP1-JP5 подключения разъёма JTAG;
  • усилитель синхроимпульсов;
  • буферная память (БОЗУ);
  • микропроцессор (МП) Intel S80C186EC-13;
  • соединитель JP6-JP12 установки прерывания SBus-шины с помощью перемычки.
Структура ячейки МСККВзаимодействие составных частей ячейки МСКК обеспечивается связями:
- DВ – 36-разрядная внутренняя шина
- BV – 18-разрядная внутренняя шина данных
- AD – 19-разрядная шина МП
- AB – 15-разрядный адрес БОЗУ
- AР – 16-разрядная шина ПЗУ
- NVU – 4-разрядный номер внешнего устройства
Ячейка МСКК состоит из двух основных узлов:
  • базового микроконтроллера БМИК;
  • адаптера внешних интерфейсов АВИ.
Базовый микроконтроллер (БМИК) является основным вычислительным средством контроллеров внешних интерфейсов (КВИ) и реализован с использованием микропроцессора S80C186EC-13с тактовой частотой 13 МГц. В узел БМИК входят:
  • KSB – ПЛИС KSB;
  • МП – микропроцессор S80C186EC-13;
  • ПЗУ – программируемая постоянная память AT29C1024 (64 Кбайт × 16);
  • УМП – схема управления микропроцессором (реализована на части ПЛИС KСКК);
  • БОЗУ – буферная память 4 × 32 Кбайт × 9.
Основные функции БМИК:
  • получение и обработка заявок от устройства УВ 3М1 на обмен с абонентами;
  • запуск обмена;
  • выполнение обмена;
  • завершение обмена;
  • формирование результатов обмена для устройства УВ 3М1.
ПЛИС KSB совмещает в себе функции контроллера системной шины SВus и контроллера БОЗУ.
Адаптер внешних интерфейсов (АВИ) предназначен для обмена информацией между БМИК и каналом ввода/вывода ЕС ЭВМ.
ВАВИ входят:
  • ПЛИС КСКК;
  • передатчик;
  • приёмник.
ПЛИС контроллера стандартного канала и микропроцессора (КСКК) является адаптером внешних интерфейсов и стандартным образом через устройство управления микропроцессором (УМП) подключается к шине AD микропроцессора и шине BV буферной памяти. КСКК реализует канал, работающий в режиме блок-мультиплексной и байт-мультиплексной передачи данных. Реализация канала осуществлена по принципу программно-аппаратного управления с использованием БМИК. В КСКК входят следующие узлы:
  • регистр данных АВИ (RDAVI);
  • регистр адреса АВИ (RAVI);
  • регистр сигналов управления канала (RUK);
  • регистр шины канала (RSHK);
  • регистр сигналов управления абонента (RUA);
  • регистр шины абонента (RSHA);
  • коммутатор информации по чтению (COMM);
  • схема формирования аппаратных сигналов управления (CU);
  • узел арбитра шин (UMP).

ПО

Поддерживается стандартный комплект программного обеспечения для платформы «Эльбрус».

Галерея

Смотрите также

© 2014–2024 V2PK2